爲什麽這麽晚才看到这篇文章呢?唉!!
調試了近一年,1GBx2 GSKILL HZ DDR500只能穩定在DDR540
看過狂大的文章后,把DS/DDS改成:5/3, 馬上上到DDR550,不過上到DDR560還是會出錯,可能已近到極限了吧,真是高興哦;cheer2;
另外想請教狂大一個問題,tras這個數值是越小越好麽? 我現在是3-4-4-8跑,請問3-4-4-? 跑性能最好呢?;face0;
還有就是在其他地方爬文到“如果开启Dynamic idle cycle Counter这个功能,系统迫使每进入一个内存页面之前调节内部周期限制。也就是说这个参数和前一个 idle cycle limit 是密切相关的,启用后会屏蔽掉 idle cycle limit ,并且根据冲突的发生来动态调节。 ”那這樣開啓后的效果會好過 關閉DICC然後把ICL設置成16麽?
希望指點~~