a843433 說:
看看我在第四頁回答那兩位網友的連結,與AMD官方的Design Guide就知道,採用標準的HT設計是不需要額外且老舊的「南北橋溝通」設計,因為處理器本身已經設計好與週邊溝通的介面,只差一個跟介面溝通的處理器,例如處理跟IDE介面溝通的系統,跟PCI與PCI-E介面溝通的系統。
VIA是個標準的南北橋系統,從處理器到IDE晶片,需要透過北橋與南橋,又多等了一段時間;在AMD的 HT Design guide裡面有描述到這種情況,與AMD 處理器與週邊系統的設計。
當然,台灣的媒體胡說八道也是很有本領的;畢竟他們是靠這些賣硬體的人提供資金討生活;總編輯不需要懂,編輯與寫文章的人也不需要懂,反正也沒多少人能看懂他們解釋的東西。
K8 並不需要「南北橋」結構,只是VIA與ATI都採用了這樣子的晶片結構而已...
---
有空多研究這些官方文件,可以瞭解很多科技,也可以瞭解很多人的智慧。
下文擷取自hypertransport.org:
HyperTransport technology is an optimized interconnect architecture delivering lowest possible latency, highest bandwidth, design flexibility, performance scalability and broad extensibility to other popular interconnect architectures
簡單說,HT本身是一種高速,低延遲且具有彈性的溝通介面,適用於各種高速介面,與處理器
並不是有直接的相關性,當然,您可以說處理器設計對外溝通的介面是以HT作為Bus沒錯。
處理器與週邊是八竿子打不著邊的說法,您認為是以處理器來支援SATA II / SLI /Network?
南北橋的設計,主要是著重在搭配的彈性,不同的北橋可以搭配不同功能的南橋,藉以獲得不同的
週邊支援能力,怎麼會說處理器需不需要南北橋結構?這樣的說法,有點風馬牛不相及的感覺。
另外南北橋溝通也可以使用HT,例如nForce4 IE 的SPP與MCP就是以800MHz的HT為Bus。
另外您提到的IDE晶片為何?IDE為一個8/16 bit介面,何來晶片?