AMD 65奈米製程登場、四核心明年應對
AMD在今年最後兩個月,將會以65奈米的新製程產品對應Core 2 Duo,首先舊的Athlon 64 X2會拿掉L2 Cache 1MB x2的版本,而新改版的Athlon 64 X2 4000+、4400+及4800+,將由65奈米的Brisbane核心替代,其L2 Cahe快取會減至512KB x 2,但核心時脈則提升100MHz,因此新產品的時脈將分別為2.1GHz、2.3GHz及2.5GHz,而且全線產品耗電量將統一為65W。另外亦會推出Athlon 64 X2 5000+的65奈米版本,但最高耗電量則由89W下修至76W。
而在明年下半年之後,採用Antares核心的處理器將會現身,新的處理器依然為65奈米製程,但改採Hyper Transport 3.0匯流排,並新增2MB的L3 Cache,最低耗電量為35W。至於較令人期待的K8L架構,則會應用在第三季推出的Altair四核心處理器上,新架構中的Instruction fetch將提升至32-byte,並進一步提升分支預測及亂序執行單元的準確度,最高可執行4個Double Precision FLOPS/cycle、雙128Bit SSE運算,將用來對抗Intel的Yorkfield核心。
AMD在今年最後兩個月,將會以65奈米的新製程產品對應Core 2 Duo,首先舊的Athlon 64 X2會拿掉L2 Cache 1MB x2的版本,而新改版的Athlon 64 X2 4000+、4400+及4800+,將由65奈米的Brisbane核心替代,其L2 Cahe快取會減至512KB x 2,但核心時脈則提升100MHz,因此新產品的時脈將分別為2.1GHz、2.3GHz及2.5GHz,而且全線產品耗電量將統一為65W。另外亦會推出Athlon 64 X2 5000+的65奈米版本,但最高耗電量則由89W下修至76W。
而在明年下半年之後,採用Antares核心的處理器將會現身,新的處理器依然為65奈米製程,但改採Hyper Transport 3.0匯流排,並新增2MB的L3 Cache,最低耗電量為35W。至於較令人期待的K8L架構,則會應用在第三季推出的Altair四核心處理器上,新架構中的Instruction fetch將提升至32-byte,並進一步提升分支預測及亂序執行單元的準確度,最高可執行4個Double Precision FLOPS/cycle、雙128Bit SSE運算,將用來對抗Intel的Yorkfield核心。