[opb]有關Intel Vdrrop (CPU掉壓設計)的觀念及一些計算公式

狂少

Bulletproof Themer
已加入
9/18/03
訊息
14,396
互動分數
2
點數
0
先貼出一些概念,及公式
狂少也正在研究,
等研究完我再來解說

1.png


2.png


3.png


4.png


5.png


6.png


7.png


8.png


像以下這個圖表就是我們現階段C2d的狀況分析

9.png

參考來源

Intel Corporation, Document Number: 313214-002 (November 2006):
Voltage Regulator-Down (VRD) 11.0 Processor Power Delivery Design Guidelines For Desktop LGA775 Socket


Intersil, Document Number: FN9289.3 (14 February, 2007):
Four-Phase Buck PWM Controller with Integrated MOSFET Drivers for Intel VR10, VR11, and AMD Applications
 
最後編輯:

aaug1232001

硬體快活人
已加入
10/26/06
訊息
294
互動分數
0
點數
0
大哥對我來說有愎雜到;em44;
 

hyde211

榮譽會員
已加入
11/14/06
訊息
2,282
互動分數
0
點數
0
年齡
40
vid似乎是個關鍵,U本身的體質

超頻帶來頻率、電感、相數增加,在依你設定Vin,透過公式回饋而Vdrrop [Vout]

不知道大概是否這樣~~
 

lastfj

進階會員
已加入
4/26/07
訊息
429
互動分數
0
點數
16
年齡
45
每次看狂少的演出我都有再去好好讀書的沖動…
 

狂少

Bulletproof Themer
已加入
9/18/03
訊息
14,396
互動分數
2
點數
0
vid似乎是個關鍵,U本身的體質

超頻帶來頻率、電感、相數增加,在依你設定Vin,透過公式回饋而Vdrrop [Vout]

不知道大概是否這樣~~

水哦;em25; ;cheer2;
 

pig16145

榮譽會員
已加入
9/10/07
訊息
1,044
互動分數
0
點數
36
年齡
42
我看我該去把基本電學.電子學的書挖出來研究哩
果然深論
 

lgs0809

大海管理 員
已加入
7/11/06
訊息
3,277
互動分數
0
點數
36
前面的計算公式要消化一下,
不過直接參考C2D的下降曲線應該就有個底了。
感謝狂少大大的介紹。
 

OSKAR_WU

進階會員
已加入
10/30/03
訊息
386
互動分數
0
點數
0
是 V droop , 注意不是 V Drop
首先要有一個概念 , 主機板上的 VRM 線路
工作頻率是有限的 一般的 Anaglog PWM 工作頻率大約 200 KHz , Digital VRM 快個四倍到五倍 但也頂多 800K~2MHz
不論速度多快 總會有一段時間是對 CPU 負載改變是毫無反映的 這些時間必須完全仰賴主機板上的電容跟電感去承擔這些負載改變
理論上如果主機板上有無限多的電容足供應付 那麼完全不需要有 Droop 的設計
之所以要加入 Droop 的設計簡單說就是要在主機板上電容有限的情況下
符合電壓上下限的設計
簡單說就是輕载時電壓稍微拉高 瞬間轉重載時 電壓突然往下掉的時候 不會掉出下限
重載的時候電壓稍微壓低 瞬間轉輕載時 電壓突然往上急跳的時候 不會超出上限
用這張圖看就知道意思
i1313725_Droop.PNG

至於怎麼去算要在多少負載時適合加入多少 Droop
那跟每張版子的個別狀況有關 其實我覺得不太需要了解
總之會重載時電壓會偏低絕對不是線路設計爛或是設計有問題
如果你把 Droop 取消 那麼在重載轉輕載的時候 電壓瞬間是會反而過高的
簡單說 OverSpec 的機率百分之百 當然超頻的人不在乎這些
但是主機板預設是不可能取消 Droop 的設計
 

coolaler

FANGBING LO (Robinson Lo)
已加入
9/17/03
訊息
53,195
互動分數
636
點數
113
位置
Taichung
網站
www.coolaler.com
還是看文字敘述比較容易懂
 
▌延伸閱讀