黃色是DRAM clock frequency
1T是CAS一個週期就送出資料,而2T是CAS晚了一個週期(共兩個週期)才送出
所以1T當然比較快嚕;face0;
你這樣解釋並不是非常精確
DDR/2/3 信號簡單分 Clock , Address&Command , Control , Data 四種
CS 是 Control 信號類 , SCAS/SRAS/WE 以及一部分其他信號共同組成 DDR Command
每當 CS 信號為 Low , DRAM 上面的 DDR Command 的 Decoder 才作用而把 DRAM Controller 輸出的 DDR Command Latch 進 DRAM Chip
判定 1T or 2T 的標準主要是判斷 Address&Command 信號的工作頻率
For DDR2&3 的情況下
1T 的時候 Address&Command Bus 的工作頻率是 DRAM Clock
而 2T 的時候 Address&Command Bus 的工作頻率是 DRAM Clock 的一半
其實從狂少貼出來的圖 嚴格來說是看不出來 Address&Command 信號工作的頻率
因為你只看到 SCAS 信號 Low 下去 而沒看到 SCAS 多久的時間之後可以進行轉態
圖上也只出現了一個 DDR Command Cycle 而沒看到連續兩個 DDR Command Cycle
之所以可以判定第二張圖是 2T 時序無誤的原因是因為 Control 信號工作頻率是固定 1T Cycle
為了讓 DDR Command&Address Bus Latch 信號進去的時候符合 Setup&Hold Time 的要求
Control 信號會在 Command&Address Bus 的週期後半之後才發生作用讓 Command Bus 生效
而 Address&Command Bus 1T 的時候 因為 Control 跟 Address&Command 都同時工作在 1T , 所以信號會同時動作而不是等 Address&Command 的後半週期才作用